IAS超省エネルギープロセッサ研究ユニットでは、
熱力学的極限を超える究極の低消費エネルギー超伝導集積回路の実現を目指します。
計算におけるエネルギー下限値を実験的に解明するとともに、断熱的回路を用いた超省エネルギープロセッサの研究開発を行います。
An energy-efficienct 8-bit adder designed using AQFP logic
N. Takeuchi, Y. Yamanashi, and N. Yoshikawa,
J. Appl. Phys. 117, 173912 (2015).
IAS超省エネルギープロセッサ研究ユニットでは、
熱力学的極限を超える究極の低消費エネルギー超伝導集積回路の実現を目指します。
計算におけるエネルギー下限値を実験的に解明するとともに、断熱的回路を用いた超省エネルギープロセッサの研究開発を行います。
superconducting electronics, single flux quantum (SFQ),
adiabatic circuits, beyond-CMOS, low power, energy efficient.
〒240-8501
神奈川県横浜市保土ケ谷区常盤台79-5
横浜国立大学 生物電子情報棟 B1
吉川研究室
Email: nyoshi(at)ynu.ac.jp
Tel: 045-339-4259
研究室見学は随時受け付けています。
メールでご連絡の際は、(at) を@に変えてください。